High Speed Digital 시뮬레이션 웨비나 시리즈 1탄!
전자 시스템과 네트워크가 나날이 복잡해짐에 따라, 고속 디지털 설계의 기본 사항을 이해하고 작업에 적합한 도구를 언제 사용해야 하는지 아는 것이 중요해졌습니다. 일반적인 산업 설계 문제의 실제 사례와 이러한 문제를 해결하고 방지하기 위해 올바른 단위 및 성능 수준을 선택하는 방법을 확인하십시오. 고속 디지털 디자인이 처음이건 노련한 베테랑이건 관계없이, 실험실에서 즉시 사용할 수 있는 지식을 제공하여 더 빠른 시간에 디지털 디자인을 테스트하고 자신감을 높일 수 있습니다.
등록할 세션을 모두 선택해 주십시오.

PathWave ADS로 쉬워지는 Conducted EMI 시뮬레이션


2022년 9월 21일(수), 오전 10:00

자동차 업계는 CISPR 25와 함께 EMI에 대한 엄격한 요구 사항을 적용합니다. 하드웨어를 구축하기 전에 설계의 모든 문제를 해결하고 싶지만, SPICE로는 정확하게 포착이 힘든 부분이 있고, 범용 EM 시뮬레이터는 시간이 많이 걸리고 사용이 복잡합니다. PIPro가 포함된 PathWave ADS로 EMI 노이즈 소스를 탐색하고 완화하는 방법을 알아보시기 바랍니다.

  • Conducted EMI의 기본 및 중요한 표준
  • 공통 모드와 차동 노이즈 소스 이해
  • 디지털 트윈 수행 EMI 시뮬레이션 설정 및 실행 방법
  • EMI 시뮬레이션이 빠른 시간 영역 결과를 얻기 위해 고조파 균형을 사용해야 하는 이유

임베디드 시스템 디자인을 위한 PCIe® Gen5 시뮬레이션


다시 보기 제공

임베디드 시스템 애플리케이션을 위한 고성능 컴퓨팅은 속도, 소형 폼 팩터 및 적절한 가격대의 한계를 뛰어넘고 있습니다. 설계자는 비아, 커넥터 및 PCB 트레이스 라우팅을 위한 설계 전략과 함께 재료 선택 및 PCB 제조 옵션의 균형을 신중하게 조정해야 합니다. 이 세션에서는 SECO Italy가 설계의 성공을 보장하기 위해 착수한 시뮬레이션 프로세스를 살펴보겠습니다.

  • 표준별 PCIe Gen5 Tx 및 Rx AMI 모델 사용의 이점
  • 차동 비아에 대한 최적화 전략
  • 프로토타입과 비교한 모듈식 PCB의 전자기(EM) 시뮬레이션 예제

전력 무결성을 위한 커패시터 선택 및 배치 최적화


다시 보기 제공

고속 디지털 시스템의 전원 무결성은 단순한 DC 전원 공급 장치 이상입니다. 오늘날의 디커플링 커패시터는 전력 레일 조정기의 대역폭보다 훨씬 높은 주파수에서 전력을 제공합니다. 이 세션에 등록하여 EM 시뮬레이터를 사용하여 올바른 커패시터를 선택하고 배전을 위한 배치를 최적화하는 것이 왜 중요한지 알아보십시오.

  • 전자기(EM) 시뮬레이션이 기생을 올바르게 처리하고 SPICE가 그렇지 않은 이유
  • 인덕턴스가 커패시터 선택을 유도하는 방법
  • 디커플링 커패시터를 배치할 때 L/C 공진을 피하는 방법
  • 디커플링 커패시터의 양을 최소화하는 설계 트릭
*PCIe®는 PCI-SIG의 미국 등록 상표 및/또는 서비스 마크입니다.
등록하기
네모 박스를 체크하시면 이메일, 전화 및 문자 광고성 정보 수신동의를 의미합니다. (참고: 이미 수신 동의를 한 경우 체크하지 않아도 광고성 정보를 계속 받을 수 있으며, 만약 수신 거부를 원하는 경우 www.keysight.com/kr/ko/contact/privacy.html 에서 신청할 수 있습니다.)

[키사이트 개인정보 수집 및 이용]

1. 개인정보 수집 및 이용 동의

2. 키사이트 파트너 업무 위탁 동의

3. 키사이트 해외 본사 및 지사 제공 동의

"제출" 을 클릭하시면 개인정보 수집 및 이용에 동의한 것으로 간주합니다. 보다 자세한 내용은 홈페이지 하단의 개인정보보호정책을 참조하시기 바랍니다.


Learn more about our commitment to privacy:  Keysight Privacy Statement
©   Keysight Technologies